登入帳戶  | 訂單查詢  | 購物車/收銀台(0) | 在線留言板  | 付款方式  | 運費計算  | 聯絡我們  | 幫助中心 |  加入書簽
會員登入   新用戶登記
HOME新書上架暢銷書架好書推介特價區會員書架精選月讀2024年度TOP分類瀏覽雜誌 臺灣用戶
品種:超過100萬種各類書籍/音像和精品,正品正價,放心網購,悭钱省心 服務:香港台灣澳門海外 送貨:速遞郵局服務站

新書上架簡體書 繁體書
暢銷書架簡體書 繁體書
好書推介簡體書 繁體書

五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書
二月出版:大陸書 台灣書
一月出版:大陸書 台灣書
12月出版:大陸書 台灣書
11月出版:大陸書 台灣書
十月出版:大陸書 台灣書
九月出版:大陸書 台灣書
八月出版:大陸書 台灣書
七月出版:大陸書 台灣書
六月出版:大陸書 台灣書
五月出版:大陸書 台灣書
四月出版:大陸書 台灣書
三月出版:大陸書 台灣書

『簡體書』数字电路与系统设计

書城自編碼: 3869965
分類:簡體書→大陸圖書→教材研究生/本科/专科教材
作者: 何晶 编
國際書號(ISBN): 9787565733376
出版社: 中国传媒大学出版社
出版日期: 2023-04-01

頁數/字數: /
書度/開本: 16开 釘裝: 平装

售價:HK$ 89.7

我要買

share:

** 我創建的書架 **
未登入.



新書推薦:
基层儿科医生 (第2版)
《 基层儿科医生 (第2版) 》

售價:HK$ 173.8
战国秦汉时期的择日术与时空认知
《 战国秦汉时期的择日术与时空认知 》

售價:HK$ 74.8
你好,AI:智能时代职场生存指南(为现代职场人量身打造的AI实用指南,帮助读者从对AI的初步认知,进阶到灵活运用DeepSeek等智能工具高效完成工作,提升生活品质。)
《 你好,AI:智能时代职场生存指南(为现代职场人量身打造的AI实用指南,帮助读者从对AI的初步认知,进阶到灵活运用DeepSeek等智能工具高效完成工作,提升生活品质。) 》

售價:HK$ 63.8
美国中国史研究
《 美国中国史研究 》

售價:HK$ 97.9
元气女子养成记 ①怡然自得的心情 ②毫不费力的穿搭
《 元气女子养成记 ①怡然自得的心情 ②毫不费力的穿搭 》

售價:HK$ 162.8
战天京:晚清军政传信录
《 战天京:晚清军政传信录 》

售價:HK$ 96.8
恢复、道学、权臣:南宋中期政治研究
《 恢复、道学、权臣:南宋中期政治研究 》

售價:HK$ 107.8
萤火虫全球史068:历史上著名的101座城堡
《 萤火虫全球史068:历史上著名的101座城堡 》

售價:HK$ 83.6

建議一齊購買:

+

HK$ 80.3
《动物生物技术(第二版)》
+

HK$ 57.3
《大学生心理健康教育(慕课版 双色版 第3版)》
+

HK$ 114.6
《营养与食品卫生学(第8版/本科预防)》
+

HK$ 70.0
《人体工程学(人家具室内第2版国家林业和草原局普通高等教育十三》
+

HK$ 59.8
《数据结构(C语言版)》
+

HK$ 89.1
《当代教育心理学(第3版)》
內容簡介:
本书介绍了数字电路基础和数字系统设计方法、手段及工具等。全书共十三章,包括:数制和码制、逻辑代数、CMOS门电路、组合逻辑电路、锁存器、触发器和寄存器、同步时序电路、半导体存储器和可编程逻辑器件、可编程逻辑器件开发工具Quartus Prime、硬件描述语言VHDL基础、用VHDL描述数字电路模块、寄存器传输级设计、一个简单的可编程处理器、模数和数模转换。 來源:香港大書城megBookStore,http://www.megbook.com.hk
本书可作为高等院校电子信息类、电气类、自动化类、计算机类及其他相关专业“数字电路与系统设计”“数字系统设计”“数字电路”“数字电路与逻辑设计”“数字电子技术”等课程的教材和教学参考书,也可作为相关工程技术人员的参考书。
關於作者:
何晶,博士,中国传媒大学信息与通信工程学院教授,长期从事数字电路与系统设计等课程教学和研究工作.
目錄
1 数制和码制
1.1 几种常用的数制
1.1.1 r进制
1.1.2 二进制
1.1.3 八进制
1.1.4 十六进制
1.2 数制之间的转换
1.2.1 十进制转换为二进制
1.2.2 2K进制之间的转换
1.2.3 基本二进制算术运算
1.3 有符号的二进制数
1.3.1 符号位-数值
1.3.2 有符号的补码
1.3.3 有符号补码的加减法
1.4 溢出
1.5 几种常见的二进制编码
1.5.1 BCD码
1.5.2 ASCII码
1.5.3 格雷码
习题

2 逻辑代数
2.1 基本逻辑运算和逻辑门
2.1.1“与”运算
2.1.2“或”运算
2.1.3“非”运算
2.1.4“与非”和“或非”运算
2.1.5“异或”和“同或”运算
2.2 逻辑代数基本定理
2.3 逻辑代数基本规则
2.3.1 代入规则
2.3.2 反演规则
2.3.3 对偶规则
2.4 常用逻辑代数公式
2.5 逻辑函数的表示方法和逻辑化简
2.6 逻辑函数的两种标准表达形式
2.6.1 小项和小项的和
2.6.2 项和项的积
2.6.3 小项表达式和项表达式之间的关系
2.7 逻辑函数不同表示方式间的转换
2.7.1 真值表与逻辑函数式间的转换
2.7.2 逻辑函数式和逻辑电路图之间的转换
2.7.3 真值表到波形图
2.8 卡诺图化简
2.8.1 卡诺图
2.8.2 由逻辑函数画出卡诺图
2.8.3 用卡诺图化简逻辑函数
2.8.4 有无关项逻辑函数的化简
习题

3 CMOS门电路
3.1 逻辑值的表示
3.2 MOS管结构和工作原理
3.3 NMOS门电路
3.4 CMOS门电路
3.4.1 CMOS反相器
3.4.2 CMOS门电路
3.5 传输门和三态缓冲器
3.6 CMOS门电路的传播延时和功耗
3.6.1 传播延时
3.6.2 功耗
习题

4 组合逻辑电路
4.1 概述
4.2 组合逻辑电路的分析和设计方法
4.2.1 组合逻辑电路分析方法
4.2.2 组合逻辑电路设计方法
4.2.3 常用的基本逻辑功能
4.3 多路选择器
4.3.1 多路选择器设计
4.3.2 多路选择器的级联
4.3.3 用多路选择器实现逻辑函数
4.4 编码器
4.4.1 普通二进制编码器
4.4.2 优先编码器
4.5 译码器
4.5.1 二进制译码器
4.5.2 用小译码器实现大译码器
4.5.3 用二进制译码器实现逻辑函数
4.5.4 七段数码管显示译码器
4.6 比较器
4.7 加法器
4.7.1 自顶向下的设计
4.7.2 半加器和全加器
4.7.3 进位传播加法器
4.7.4 提前进位加法器
4.7.5 加减法器
4.8 竞争和冒险
习题

5 锁存器、触发器和寄存器
5.1 SR和锁存器
5.1.1 SR锁存器
5.1.2 锁存器
5.2 门控SR锁存器
5.3 D锁存器
5.4 主从边沿触发器
5.4.1 主从边沿D触发器
5.4.2 带异步复位和置位的D触发器
5.5 寄存器
5.6 移位寄存器
5.6.1 基本移位寄存器
5.6.2 具有并行访问功能的移位寄存器
5.6.3 双向移位寄存器
习题

6 同步时序电路
6.1 概述
6.2 同步时序电路分析
6.2.1 输入方程(次态方程)和输出方程
6.2.2 状态转换表
6.2.3 状态转换图
6.3 同步时序电路设计
6.3.1 同步时序电路设计方法
6.3.2 设计举例:Moore机
6.3.3 设计举例:Mealy机
6.3.4 状态的编码
6.4 计数器
6.4.1 同步模递增计数器
6.4.2 同步模双向计数器
6.4.3 同步BCD计数器
6.5 移存型计数器
6.5.1 环形计数器
6.5.2 扭环计数器
6.6 计数器的应用
6.6.1 分频器
6.6.2 序列信号发生器
6.7 有限状态机FSM
6.7.1 状态机图
6.7.2 设计举例:序列检测
6.7.3 设计举例:边沿检测
6.8 同步时序电路的时序分析
6.8.1 触发器基本时序参数
6.8.2 时序分析
习题

7 半导体存储器和可编程逻辑器件
7.1 概述
7.1.1 存储器基本概念
7.1.2 存储器的分类
7.2 只读存储器
7.2.1 ROM结构
7.2.2 各种类型ROM
7.3 随机访问存储器
7.3.1 静态随机访问存储器
7.3.2 动态随机访问存储器
7.4 存储器容量的扩展
7.4.1 位扩展
7.4.2 字扩展
7.5 可编程逻辑器件
7.5.1 可编程逻辑器件概念
7.5.2 简单可编程逻辑器件
7.5.3 复杂可编程逻辑器件
7.5.4 现场可编程门阵列
习题

8 可编程逻辑器件开发工具Quartus Prime
8.1 可编程逻辑器件设计流程
8.2 Quartus使用
8.2.1 Quartus简介
8.2.2 新建一个工程
8.2.3 设计输入
8.2.4 编译
8.2.5 引脚分配
8.2.6 仿真
8.2.7 编程和配置

9 硬件描述语言VHDL基础
9.1 概述
9.2 VHDL程序结构
9.2.1 库和程序包
9.2.2 实体
9.2.3 结构体
9.3 VHDL语言基本元素
9.3.1 标识符
9.3.2 数据对象
9.3.3 数据类型
9.3.4 运算符
9.3.5 属性
9.3.6 在门级描述电路
9.4 进程(PROCESS)
9.5 顺序语句
9.5.1 信号赋值语句
9.5.2 IF语句
9.5.3 CASE语句
9.5.4 LOOP语句
9.5.5 变量赋值语句
9.5.6 WAIT语句
9.5.7 NULL语句
9.6 并行语句
9.6.1 普通信号赋值语句
9.6.2 条件信号赋值语句
9.6.3 选择信号赋值语句
9.6.4 元件声明和例化语句
9.6.5 生成语句
习题

10 用VHDL描述数字电路模块
10.1 组合电路的描述
10.1.1 加法器
10.1.2 译码器
10.1.3 比较器
10.1.4 移位器
10.1.5 三态缓冲器
10.2 时序电路的描述
10.2.1 锁存器
10.2.2 触发器
10.2.3 寄存器
10.2.4 计数器
10.2.5 分频器
10.2.6 序列信号发生器
10.3 状态机的描述
10.3.1 三进程状态机描述
10.3.2 状态机中状态的编码
10.3.3 带定时的状态机


11 寄存器传输级设计
11.1 寄存器传输级设计的特点
11.1.1 RTL设计的电路结构
11.1.2 RT运算和数据通路
11.2 RTL设计方法
11.2.1 从算法到ASM图
11.2.2 从ASM图到ASMD图
11.2.3 从ASMD图到FSMD图
11.3 设计举例
11.3.1 重复累加型乘法器
11.3.2 改进的重复累加型乘法器
11.3.3 移位累加型乘法器
11.3.4 改进的移位累加型乘法器
习题

12 一个简单的可编程处理器
12.1 概述
12.1.1 专用处理器和可编程处理器
12.1.2 RISC处理器和CISC处理器
6目录
12.2 可编程RISC处理器基本结构
12.2.1 数据通路结构
12.2.2 控制通路结构
12.3 设计一个简单的RISC处理器
12.3.1 指令集
12.3.2 数据通路设计
12.3.3 控制通路设计
12.3.4 处理器VHDL模型
12.4 指令集扩展的RISC处理器
12.4.1 指令集扩展
12.4.2 数据通路
12.4.3 控制通路
12.5 处理器的进一步扩展和改进
12.5.1 指令集扩展
12.5.2 性能改进
习题

13 模数和数模转换
13.1 概述
13.2 模数转换
13.2.1 模数转换基本原理
13.2.2 模数转换器的性能指标
13.3 常见的ADC结构
13.3.1 并行比较型ADC
13.3.2 逐次逼近型ADC
13.3.3 Σ - ?型ADC
13.4 数模转换
13.4.1 数模转换基本原理
13.4.2 数模转换器的性能指标
13.5 常见的DAC结构
13.5.1 权电阻型DAC
13.5.2 R-2R倒T型电阻网络DAC
习题

参考文献

 

 

書城介紹  | 合作申請 | 索要書目  | 新手入門 | 聯絡方式  | 幫助中心 | 找書說明  | 送貨方式 | 付款方式 香港用户  | 台灣用户 | 海外用户
megBook.com.hk
Copyright © 2013 - 2025 (香港)大書城有限公司  All Rights Reserved.